निर्दिष्टीकरण
T5L2 ASIC | T5L2 ASIC एक कम-शक्ति, लागत-प्रभावी, GUI र अनुप्रयोग उच्च एकीकृत एकल-चिप डुअल-कोर ASIC DWIN टेक्नोलोजी द्वारा डिजाइन गरिएको सानो आकारको LCD र 2019 मा उत्पादन गरिएको मास हो। |
रङ | 16.7M रङहरू | ||
LCD प्रकार | IPS, TFT LCD | ||
हेर्ने कोण | चौडा हेर्ने परी, 85°/85°/85°/85°(L/R/U/D) को विशिष्ट मान | ||
प्रदर्शन क्षेत्र (AA) | 154.21mm (W)×85.92mm (H) | ||
संकल्प | १०२४*६०० | ||
ब्याकलाइट | लिड | ||
चमक | DMG10600F070_01WTC: 250nit DMG10600F070_01WTCZ01:250nit DMG10600F070_01WTCZ02:50nit DMG10600F070_01WN:300nit |
पावर भोल्टेज | ३.६~५.५V | ||
सञ्चालन वर्तमान | 600mA VCC = 5V, अधिकतम ब्याकलाइट | ||
200mA VCC = 5V, ब्याकलाइट बन्द |
काम गर्ने तापमान | -10 ℃ ~ 60 ℃ | ||
भण्डारण तापमान | -20 ℃ ~ 70 ℃ | ||
काम गर्ने आर्द्रता | 10%~90% RH, 60% RH को सामान्य मान |
प्रयोगकर्ता इन्टरफेस | 50Pin_0.5mm FPC | ||
बाउड्रेट | ३१५०~३२२५६००bps | ||
आउटपुट भोल्टेज | आउटपुट १;३.०~३.३ V | ||
आउटपुट ०; ० ~ ०.३ V | |||
इनपुट भोल्टेज (RXD) | इनपुट 1;3.3V | ||
इनपुट 0;0~0.5V | |||
इन्टरफेस | UART2: TTL; UART4: TTL; (OS कन्फिगरेसन पछि मात्र उपलब्ध UART5: TTL; (OS कन्फिगरेसन पछि मात्र उपलब्ध) | ||
डाटा ढाँचा | UART2: N81; UART4: N81/E81/O81/N82;4 मोडहरू (OS कन्फिगरेसन) UART5: N81/E81/O81/N82;4 मोडहरू (OS कन्फिगरेसन) |
पिन | परिभाषा | I/O | कार्यात्मक विवरण |
1 | 5V | I | बिजुली आपूर्ति, DC3.6-5.5V |
2 | 5V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | 5 इनपुट ADCs।3.3V पावर सप्लाईको अवस्थामा 12-बिट रिजोलुसन।0-3.3V इनपुट भोल्टेज।AD6 बाहेक, बाँकी डेटा OS कोरमा UART3 मार्फत वास्तविक समयमा 16KHz नमूना दरमा पठाइन्छ।AD1 र AD5 समानान्तरमा प्रयोग गर्न सकिन्छ, र AD3 र AD7 समानान्तरमा प्रयोग गर्न सकिन्छ, जुन दुई 32KHz नमूना AD बराबर हुन्छ।AD1, AD3, AD5, AD7 समानान्तरमा प्रयोग गर्न सकिन्छ, जुन 64KHz नमूना AD बराबर हुन्छ;डाटालाई 1024 पटक जोडिएको छ र त्यसपछि 64Hz 16bit AD मान ओभरस्याम्पल गरेर प्राप्त गर्न 64 द्वारा विभाजित गरिएको छ। |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD1 | I | |
11 | ३.३ | O | 3.3V आउटपुट, 150mA को अधिकतम लोड। |
12 | SPK | O | बजर वा स्पिकर चलाउन बाह्य MOSFET।बाहिरी 10K प्रतिरोधक शक्ति-अन कम स्तर छ भनेर सुनिश्चित गर्न तल भुइँमा तान्नु पर्छ। |
13 | SD_CD | I/O | SD/SDHC इन्टरफेस, SD_CK ले 22pF क्यापेसिटरलाई SD कार्ड इन्टरफेस नजिकै GND मा जडान गर्दछ। |
14 | SD_CK | O | |
15 | SD_D3 | I/O | |
16 | SD_D2 | I/O | |
17 | SD_D1 | I/O | |
18 | SD_D0 | I/O | |
19 | PWM0 | O | 2 16-बिट PWM आउटपुट।बाहिरी 10K प्रतिरोधक शक्ति-अन कम स्तर छ भनेर सुनिश्चित गर्न तल भुइँमा तान्नु पर्छ। OS कोर UART3 मार्फत वास्तविक समयमा नियन्त्रण गर्न सकिन्छ |
20 | PWM1 | O | |
21 | P3.3 | I/O | यदि RX8130 वा SD2058 I2C RTC दुबै IOs मा जडान गर्न प्रयोग गर्दै हुनुहुन्छ भने, SCL P3.2 मा जडान हुनुपर्छ, र SDA P3.3 मा 10K रेसिस्टर पुल-अप 3.3V सँग समानान्तरमा जोडिएको हुनुपर्छ। |
22 | P3.2 | I/O | |
23 | P3.1/EX1 | I/O | यसलाई एकै समयमा बाह्य अवरोध १ इनपुटको रूपमा प्रयोग गर्न सकिन्छ, र कम भोल्टेज स्तर वा ट्रेलिङ एज अवरोध मोड दुवैलाई समर्थन गर्दछ। |
24 | P3.0/EX0 | I/O | यसलाई एकै समयमा बाह्य अवरोध ० इनपुटको रूपमा प्रयोग गर्न सकिन्छ, र कम भोल्टेज स्तर वा ट्रेलिङ एज अवरोध मोड दुवैलाई समर्थन गर्दछ। |
25 | P2.7 | I/O | IO इन्टरफेस |
26 | P2.6 | I/O | IO इन्टरफेस |
27 | P2.5 | I/O | IO इन्टरफेस |
28 | P2.4 | I/O | IO इन्टरफेस |
29 | P2.3 | I/O | IO इन्टरफेस |
30 | P2.2 | I/O | IO इन्टरफेस |
31 | P2.1 | I/O | IO इन्टरफेस |
32 | P2.0 | I/O | IO इन्टरफेस |
33 | P1.7 | I/O | IO इन्टरफेस |
34 | P1.6 | I/O | IO इन्टरफेस |
35 | P1.5 | I/O | IO इन्टरफेस |
36 | P1.4 | I/O | IO इन्टरफेस |
37 | P1.3 | I/O | IO इन्टरफेस |
38 | P1.2 | I/O | IO इन्टरफेस |
39 | P1.1 | I/O | IO इन्टरफेस |
40 | P1.0 | I/O | IO इन्टरफेस |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | I/O | IO इन्टरफेस |
46 | P0.1 | I/O | IO इन्टरफेस |
47 | CAN_TX | O | CAN इन्टरफेस |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2(OS कोरको UART2 सिरियल पोर्ट) |
50 | UART2_RXD | I |